<meter id="olel2"></meter>
      <code id="olel2"><noscript id="olel2"><div id="olel2"></div></noscript></code>
      <bdo id="olel2"><delect id="olel2"></delect></bdo>
      1. <meter id="olel2"><tt id="olel2"><dl id="olel2"></dl></tt></meter>
        1. 創作

          完善資料讓更多小伙伴認識你,還能領取20積分哦, 立即完善>

          3天內不再提示

          利用高速接口IP避免云數據流量擁堵

          物聯網評論 ? 來源:物聯網評論 ? 作者:物聯網評論 ? 2022-05-17 17:36 ? 次閱讀

          簡介

          流媒體、監視和監控數據、聯網傳感器、社交媒體、在線協作、遠程學習、增強和虛擬現實、在線游戲……隨著無窮無盡的在線應用不斷涌現,在線數據量出現激增。預計在未來 10 年中,數據流量的年增長率將超過 400 倍(圖 1)。這種數據流量的快速增長,將對數據接口 IP 提出更高要求,需要其在速度和延遲方面,尤其是云基礎架構中都有顯著改善。本文將解釋在數據中心內、數據中心之間、服務器內以及 SoC 內等,加速數據傳輸和管理的技術發展。

          poYBAGKDbQyAb9a1AACfVgSEKXs326.png

          圖 1:2030 年之前的總體數據流量預測。來源:《人工智能對于電子半導體行業的影響》,IBS,2020 年 4 月。

          數據中心內部和數據中心之間的長距離數據移動

          當今,大多數大型數據中心都使用 100Gbps 以太網基礎架構,數據跨越長距離(例如,在機架和數據中心之間)進行傳輸。長距離傳輸架構通常需要使用 4 個 25 Gbps 或 28 Gbps NRZ SerDes 連接通道。然而,隨著數據量的增長,需要速度更快的基礎架構來維持數據傳輸。使用支持 PAM-4 編碼的 56 Gbps 和 112 Gbps SerDes IP,在目前正在部署的超大規模數據中心中,可實現 400Gbps 的以太網連接,并在未來會實現高達 800Gbps 的連接速度(圖 2)。主要的以太網交換機供應商已經在開發基于 112G SerDes IP 的 800Gbps 交換機,計劃在未來幾年內推出 1.6Tbps 以太網(使用更快的新一代 SerDes),以滿足數據量不斷增長帶來的需求。

          機架內服務器之間的數據通信,由頂層 (ToR) 交換機和網絡接口卡 (NIC) 管理。過去幾年,云數據中心在該級別最常用的接口速度為 25Gbps。但是,隨著基礎架構速度提高到 400Gbps,機架內的以太網速度也提高到了 100Gbps。

          隨著數據速率的提高,接口功耗(通常以“皮焦耳/位”為測量單位)和面積變得越來越重要。物理接口 (PHY) IP 具有明顯的優勢,可最大限度地減少能耗,同時在所需距離內可靠地提供數據,從而可最大限度地降低基礎架構的功耗和散熱成本。節省空間的硅 PHY 解決方案可最大限度地降低 SoC 成本,從而為 SoC 供應商提高盈利能力。

          poYBAGKDbSSAWtfKAAP7JmP3YNQ798.png

          圖 2:超大規模數據中心基礎架構逐漸轉向采用 400+GbE

          服務器內部的數據傳輸

          所有數據到達服務器后,就需要利用高速接口,在服務器內部的設備之間高效移動這些數據。例如,當數據以 100Gbps 的速度到達 NIC 時,必須將其快速移動到存儲器、系統內存,也可能移動到圖形AI 加速器,以進行處理。PCI Express (PCIe)、Computer Express Link (CXL) 和類似協議在這一方面具有優勢。為了應對流量的快速增長,PCI-SIG 于 2019 年發布了 PCIe 5.0,帶寬比上一代產品翻倍,并力爭在 2021 年發布 PCIe 6.0,再次使 PCIe 數據速率翻倍,達到 64 GT/s(每個 x16 卡的速率高達 128GB/s)(圖 3)。

          poYBAGKDbU6AFJQtAACsI8M0vJI859.png

          圖 3:PCI Express 每個通道的帶寬升級過程。來源:PCWorld

          近來,由計算系統生成和處理的數據量(尤其是非結構化數據)持續增長,已促使了新架構的產生,新架構通常采用加速器來加快數據處理。將數據從一個處理器域復制到另一個處理器域是一個資源密集型過程,這會顯著增加數據處理的延遲。緩存相干解決方案讓處理器和加速器共享內存,而無需將數據從一個內存空間復制到另一個內存空間,從而節省了復制數據所需的內存資源和時間。

          CXL 是一種緩存相干協議,利用 PCIe 的數據速率和 PCIe 物理層,使 CPU 和加速器能夠訪問彼此的內存。在多個設備都需要訪問同一個數據集時,集成 CXL 協議可有效減少必須具有非相干協議的數據副本數,從而減少系統內所需的傳輸次數。減少數據副本數,有助于降低系統中大量已預留的內存和 IO 接口的負載。

          與其他外設互連相比,用于高性能計算工作負載的 CXL 可顯著降低延遲。由于 cxl.cache 和 cxl.mem 事務的延遲僅為 50-80 納秒,因而在 PCIe 延遲中,CXL 延遲僅占一小部分。此外,CXL 通過使用資源共享提高性能并降低復雜性,這也降低了總體系統成本。

          SoC 內的 USR/XSR 數據移動

          許多現代服務器 SoC 利用在單個 package 內放置多個 Die,在符合設計和制造約束的范圍內提供所需的性能。因此,需要高速 die-to-die (D2D) 通信以在芯片內的 Die 之間傳遞大型數據集。超短距離/極短距離 (USR/XSR) SerDes 可實現這一傳遞,當前設計使用 112Gbps SerDes,并且在未來幾年內可能會達到更高的速度。

          使用 D2D 接口技術的多芯片模塊可處理多種用例。所有 D2D 用例都縮短了開發時間,并降低了開發和制造成本。有些情況使用多個異構 Die(即“小芯片”),它們利用可重復使用的功能組件,每個組件都使用最適合其特定功能的制造技術構建。其他情況通過創建大型高性能 SoC 著重提高靈活性,此類 SoC 使用更小的同質構建模塊來提高良率和可擴展性。

          圖 4:舉例展示 Die 間互連用例

          總結

          云數據的快速增長推動了對于更快、更高效接口的需求,以將云基礎架構內的數據從網絡和系統向下傳輸到芯片級數據通信中。新推出和正在開發的接口技術(包括 400Gbps 和更快的以太網、PCIe 6.0 和 CXL 外設互連技術,以及用于 Die 間通信的新型高速 SerDes)可實現必要的基礎架構改善,以支持不斷提高的云數據需求。

          新思科技的 DesignWare? 高速 SerDes 和以太網 IP 支持實現新一代數據中心網絡解決方案。DesignWare PCIe IP 是一種穩定成熟的技術,在 90% 的領先的半導體公司得到應用,為實現 DesignWare CXL IP 奠定了基礎。DesignWare 112G USR/XSR SerDes IP 為多 Die SoC 提供低成本、節能的 die-to-die 接口。新思科技提供經過硅驗證且品類齊全的 DesignWare 接口 IP 產品組合,同時提供開發高速、低功耗、高度可靠的 SoC 所需的設計和驗證工具,以支持當今和未來云基礎架構不斷提高的數據移動需求。

          審核編輯:符乾江

          • soc
            soc
            +關注

            關注

            36

            文章

            2415

            瀏覽量

            205173
          • PCIe
            +關注

            關注

            12

            文章

            521

            瀏覽量

            74682
          • 云數據
            +關注

            關注

            0

            文章

            93

            瀏覽量

            15111
          收藏 人收藏

            評論

            相關推薦

            模塊化解決方案在汽車成像領域的應用

              ADAS 有顯著增長,尤其是環視和后視攝像頭系統,這使得精簡多通道攝像頭系統勢在必行。這與高度集....
            的頭像 星星科技指導員 發表于 06-16 17:30 ? 151次 閱讀
            模塊化解決方案在汽車成像領域的應用

            Imagination CXT GPU架構提供更好的用戶體驗

            今天,對于市場上新推出的筆記本電腦,其芯片架構的設計可能與幾年前有很大的不同。筆記本電腦的芯片集成度....
            的頭像 科技綠洲 發表于 06-16 09:37 ? 156次 閱讀

            ADAS系統結合傳感器有助于汽車避免碰撞

              雖然立法、行業標準和技術進步都在幫助 ADAS 市場實現規模經濟,但這些因素中的每一個都必須繼續....
            的頭像 星星科技指導員 發表于 06-15 16:29 ? 310次 閱讀

            設計和驗證技術如何確保汽車SoC的功能安全

              確保汽車 SoC 在功能上安全還可以讓駕駛員和乘客對他們的車輛充滿信心。將安全驗證集成到功能驗證....
            的頭像 星星科技指導員 發表于 06-15 16:09 ? 1703次 閱讀
            設計和驗證技術如何確保汽車SoC的功能安全

            如何優化AI SoC及其上面運行的軟件

            在人工智能和機器學習應用數據處理的強勁需求下,大規模并行計算迅速興起,導致芯片復雜性呈現爆炸式增長。....
            的頭像 半導體芯科技SiSC 發表于 06-15 14:35 ? 133次 閱讀

            如何使用PCI Express(PCIe)5.0/6.0PHY IP在數據中心存儲設計中實現U.2/U.3連接

            首先,SAS 接口支持 SATA SSD/HDD(硬盤驅動器)與 SAS 背板、主機總線適配器 (H....
            的頭像 電子發燒友網 發表于 06-15 10:33 ? 275次 閱讀

            兩款全新的M.2 NVMe RAID控制卡

            顧名思義,這兩種卡都是用來處理大容量M.2 RAID陣列,包括RAID 0、RAID 1和RAID1....
            的頭像 SSDFans 發表于 06-15 10:00 ? 66次 閱讀

            復雜性對SoC設計成本和可預測性的復合影響

              為了適應可變性,額外的余量用于確保電路在面對可變性時能夠正常工作。這種額外的余量會降低性能或功能....
            的頭像 星星科技指導員 發表于 06-14 17:13 ? 162次 閱讀
            復雜性對SoC設計成本和可預測性的復合影響

            通過PCI Express橋接優化PCI讀取性能

              Tundra 的 Tsi381 等 PCIe 橋接器為設計人員提供了調整橋接器的選項,從而提供最....
            的頭像 星星科技指導員 發表于 06-14 16:58 ? 216次 閱讀
            通過PCI Express橋接優化PCI讀取性能

            PCIe Gen 2交換機帶來不僅是更多的寬帶

              相反,使用 Gen 2 芯片組的設計人員可以利用 Gen 2 交換機扇出到 Gen 1 端點。通....
            的頭像 星星科技指導員 發表于 06-14 16:44 ? 248次 閱讀
            PCIe Gen 2交換機帶來不僅是更多的寬帶

            在FPGA中實施PCI Express橋接解決方案

              PCIe 設計對設計人員提出了重大挑戰。對接口的要求各不相同,具體取決于 PCIe 設備是否必須....
            的頭像 星星科技指導員 發表于 06-14 15:39 ? 177次 閱讀
            在FPGA中實施PCI Express橋接解決方案

            克服向PCIe Gen3遷移的SoC設計挑戰

              借助128b/130b 編碼方案和加擾多項式,PCIe Gen3 提出了許多傳輸和接收問題,所有....
            的頭像 星星科技指導員 發表于 06-14 15:27 ? 124次 閱讀
            克服向PCIe Gen3遷移的SoC設計挑戰

            多核處理實現分擔性能負載以提高能效

            由于 GPU 與 CPU 保持一致并共享其緩存,因此可以降低對 CPU 的外部內存帶寬和性能需求。O....
            的頭像 星星科技指導員 發表于 06-14 14:52 ? 215次 閱讀

            什么是CPU、SoC、GPU和APU

            APU叫做加速處理單元,其實是GPU和CPU的集合,將兩個單元整合后能幫助各元件之間更好的通信,因為....
            的頭像 要長高 發表于 06-14 14:46 ? 428次 閱讀

            對測量多核性能的追求

              毫無疑問,多核處理器支持新功能,并極大地改善了現有嵌入式產品的性能、功耗和成本。
            的頭像 星星科技指導員 發表于 06-14 14:35 ? 110次 閱讀
            對測量多核性能的追求

            面向未來通信網絡的下一代多核 SoC 架構

              下一代 SoC IC 可加快新產品的上市時間,同時降低制造成本和功耗。憑借超過 40 Gbps ....
            的頭像 星星科技指導員 發表于 06-14 14:09 ? 326次 閱讀
            面向未來通信網絡的下一代多核 SoC 架構

            SOC音視頻wifi芯片BK7252英文數據手冊

            BK7252是2.4GHz 802.11n和帶有音頻外設和圖像傳感器接口的BLE 4.2梳狀芯片。 ....
            發表于 06-14 11:27 ? 17次 閱讀

            RapidIO針對低延遲處理器連接進行優化

              PCIe 和 10 GbE 等技術不會很快消失,但它們不會成為這些未來緊密耦合計算系統的基礎。P....
            的頭像 星星科技指導員 發表于 06-14 11:23 ? 135次 閱讀
            RapidIO針對低延遲處理器連接進行優化

            仿真例子工程介紹

            如果需要修改 Sample_smoke_test0/1 中 ROOT PORT 對自己的設置, 可以....
            的頭像 FPGA技術江湖 發表于 06-14 11:10 ? 108次 閱讀

            可配置的A/D外設克服了SoC器件的缺點

              這種可配置性意味著,如果為包含例如兩個 PWM、兩個比較器、兩個 DAC 和一個 Delta S....
            的頭像 星星科技指導員 發表于 06-14 11:09 ? 164次 閱讀
            可配置的A/D外設克服了SoC器件的缺點

            PCI Express在機架中的作用越來越大

              本文重點介紹了 PCIe、10 GbE 和 IB QDR 之間的各種比較,特別是在成本和功率要求....
            的頭像 星星科技指導員 發表于 06-14 10:21 ? 94次 閱讀
            PCI Express在機架中的作用越來越大

            通過M.2增加數據吞吐量

              對于一般嵌入式應用,mSATA 和 mPCIe 不會很快出現。工業應用具有適度的性能需求,而是強....
            的頭像 星星科技指導員 發表于 06-14 10:18 ? 76次 閱讀

            SoC互連的功能和性能驗證

              面對持續不斷的上市時間壓力和日益復雜的 SoC 設計,很難找到不想從設計周期中縮短時間的工程師。....
            的頭像 星星科技指導員 發表于 06-14 10:12 ? 89次 閱讀
            SoC互連的功能和性能驗證

            被動紅外傳感器前端設計

              這個簡單的應用程序展示了現代可編程 SoC 的高度集成特性與設計工具的靈活性相結合,如何為已建立....
            的頭像 星星科技指導員 發表于 06-14 09:40 ? 96次 閱讀
            被動紅外傳感器前端設計

            使用多核處理器簡化數字標牌系統

              布局設計的靈活性并確??梢詾槎嗟臧惭b擴展解決方案,可以顯著降低部署成本和時間??蛻舨槐貫槊看伟惭b....
            的頭像 星星科技指導員 發表于 06-14 09:17 ? 93次 閱讀
            使用多核處理器簡化數字標牌系統

            使用ARM Cortex-R5解決功能安全應用

              值得記住的是,作為 Cortex-R5 安全文檔包的補充,ARM 編譯器工具鏈還獲得了公認的安全....
            的頭像 星星科技指導員 發表于 06-14 09:04 ? 176次 閱讀

            設計和驗證技術如何確保汽車SoC的功能安全

              確保汽車 SoC 在功能上安全還可以讓駕駛員和乘客對他們的車輛充滿信心。將安全驗證集成到功能驗證....
            的頭像 星星科技指導員 發表于 06-13 15:17 ? 203次 閱讀
            設計和驗證技術如何確保汽車SoC的功能安全

            基于微控制器的FPGA達到目標

              有各種各樣的通用應用程序理想地在基于微控制器的 SoC FPGA 中實現,可以解決橋接、I/O ....
            的頭像 星星科技指導員 發表于 06-13 10:34 ? 623次 閱讀
            基于微控制器的FPGA達到目標

            形式驗證成為SoC模塊驗證的主流

              以對以仿真為中心的工程師有意義的方式調試形式驗證代碼,在很大程度上已被許多形式驗證供應商解決。大....
            的頭像 星星科技指導員 發表于 06-13 10:25 ? 101次 閱讀
            形式驗證成為SoC模塊驗證的主流

            仿真技術嵌入式軟件滿足整個SoC開發周期

              然而,值得注意的是,在某些應用程序中仍然需要擁有硬件接口的 ICE 環境。因此,有多種仿真工具,....
            的頭像 星星科技指導員 發表于 06-13 10:18 ? 180次 閱讀
            仿真技術嵌入式軟件滿足整個SoC開發周期

            IP設計中的注意事項

            以下是一些在IP設計過程中可以使用的策略。雖然IP設計和驗證是一個非常耗時的階段,但如果設計需要新的....
            的頭像 FPGA技術江湖 發表于 06-13 09:26 ? 120次 閱讀

            GTX接口使用的是什么協議 光纖最大可以跑多少G

            【問題9.1】 PCIE視頻教程是否有講簡單的pio數據交互?
            發表于 06-13 06:56 ? 23次 閱讀

            BK7256-上海博通Wi-Fi+藍牙soc音視頻芯片,單芯片集成dsp,flash,psram,Wi-Fi+藍牙

            BK7256-Wi-Fi 6視頻SoC-核心特點:資料索要及技術開發支持請聯系:15361810961(微信同號) 1,高度集成音視頻外設和接口...
            發表于 06-11 10:26 ? 3955次 閱讀
            BK7256-上海博通Wi-Fi+藍牙soc音視頻芯片,單芯片集成dsp,flash,psram,Wi-Fi+藍牙

            BK3432規格書及layout,sdk技術資料

            我司是上海博通BK芯片的一級代理,公司在深圳,有強大的研發團隊可以為您提供最好的技術支持 BK3432芯片是一個高度集成的...
            發表于 06-11 10:19 ? 4948次 閱讀
            BK3432規格書及layout,sdk技術資料

            通過集成加密密鑰來保護硬件的可信平臺模塊

              隨著 SoC 設計團隊在其寄存器傳輸級 (RTL) 設計流程中實施 DFS 方法,可以解決和消除....
            的頭像 星星科技指導員 發表于 06-10 08:01 ? 215次 閱讀
            通過集成加密密鑰來保護硬件的可信平臺模塊

            驗證和確認創建電子系統的兩個關鍵步驟

              隨著技術繼續快速發展,我們對 SoC 的看法也必須隨之發展,尤其是在驗證和確認方面。別搞錯了:這....
            的頭像 星星科技指導員 發表于 06-10 07:45 ? 139次 閱讀

            FPGA IP是否可以用于附近的SoC

              Speedcore eFPGA IP 目前面向需要大量并行處理的應用,例如 5G 基站的數字前端....
            的頭像 星星科技指導員 發表于 06-09 17:29 ? 240次 閱讀
            FPGA IP是否可以用于附近的SoC

            無線SoC設計中RF布局的最佳實踐

              實現物聯網的承諾還需要可靠、經濟高效的連接解決方??案,該解決方案基于可輕松集成到最終產品設計中....
            的頭像 星星科技指導員 發表于 06-09 17:25 ? 300次 閱讀
            無線SoC設計中RF布局的最佳實踐

            提高SoC設計中的內存性能

              每個工程組的夢想是減少內存的延遲,以提高 SoC 中實現的每個系統組件的性能,從而在不增加功耗的....
            的頭像 星星科技指導員 發表于 06-09 16:32 ? 241次 閱讀

            事務級建模使IP加速

            硬件和軟件及其交互的功能驗證是系統項目關鍵路徑上的另一項任務。SoC 和軟件中不斷增加的功能范圍正在....
            的頭像 星星科技指導員 發表于 06-09 16:14 ? 215次 閱讀
            事務級建模使IP加速

            芯片綜合和高級綜合:硬件中的軟件

              RTL 分區方法是芯片綜合能夠如此快速和有效的主要原因。通過在更高的層次上運行,這種方法一次智能....
            的頭像 星星科技指導員 發表于 06-09 16:03 ? 200次 閱讀

            轉換方程式以優化SoC設計的能效

              通過使用安全 IP 的側通道攻擊了解安全漏洞是現有解決方案無法解決的另一個領域。同樣,功率分析工....
            的頭像 星星科技指導員 發表于 06-09 11:22 ? 201次 閱讀

            使用嵌入式代碼生成器檢查復雜性

              一旦外圍配置完成,開發人員可以立即專注于應用程序。使用代碼生成器,嵌入經典的“Hello, Wo....
            的頭像 星星科技指導員 發表于 06-09 11:05 ? 143次 閱讀
            使用嵌入式代碼生成器檢查復雜性

            高性能SoC芯片賦能自動駕駛系統

            黑芝麻智能走進嵐圖汽車武漢總部,與嵐圖汽車以及行業伙伴們就自動駕駛芯片技術進行了深入交流?,F場,黑芝....
            的頭像 黑芝麻智能 發表于 06-09 10:57 ? 248次 閱讀

            eFPGA技術的應用優勢和實施注意事項

              包括大數據和深度學習在內的幾乎所有機器學習應用程序都可以利用大多數 eFPGA 解決方案提供的可....
            的頭像 星星科技指導員 發表于 06-09 09:38 ? 252次 閱讀
            eFPGA技術的應用優勢和實施注意事項

            PCle 6.0是如何實現帶寬飛躍的

            從農耕時代到數字時代,從鉆木取火到無人駕駛,從原始到智能,科技顛覆著人類的生活方式。那么未來,科技又....
            的頭像 新思科技 發表于 06-08 16:47 ? 198次 閱讀

            英特爾至強D處理器的堅固和可部署性能

              對于需要最大程度保護數據和信息的應用程序,X-ES 提供了多個具有集成 SecureCOTS 技....
            的頭像 星星科技指導員 發表于 06-08 16:09 ? 207次 閱讀

            Versal PCIe仿真例子工程介紹

            PCIe 仿真需要Endpoint 模型和Root Port 模型協同工作。用戶一般可以采用購買BF....
            的頭像 XILINX開發者社區 發表于 06-08 15:30 ? 211次 閱讀

            鋰離子電池的篩選工藝:用于改善電壓/SOC平衡的組件

            摘要——為了盡量減少電壓問題鋰離子篩選新方法&平衡法本文提出了串聯電池組。脈沖類型放電/充電電流應用....
            發表于 06-08 10:00 ? 19次 閱讀

            根隔離對SoC設計至關重要

              此外,根據業務關系和系統要求,SoC 供應商可能會讓 OEM 刪除 SoC 供應商的根。這意味著....
            的頭像 星星科技指導員 發表于 06-08 09:42 ? 204次 閱讀
            根隔離對SoC設計至關重要

            物聯網安全實施中的常見陷阱以及如何避免它們

              如果 MCU 沒有 TRNG 外設,則可以使用其他外設(例如無線 RF 接收器或 ADC)作為熵....
            的頭像 星星科技指導員 發表于 06-08 09:25 ? 100次 閱讀
            物聯網安全實施中的常見陷阱以及如何避免它們

            Silicon Labs推出兩款無線SoC產品實現超低功耗效果

            近日,Silicon Labs(亦稱“芯科科技”)舉辦線上媒體發布活動并由中國區總經理周巍先生擔任主....
            的頭像 科技綠洲 發表于 06-07 16:59 ? 437次 閱讀

            一個優秀的SOC驗證環境應該具備哪些功能呢

            小編前段時間幫客戶找到一些人解決了SOC驗證環境的問題。在招人的時候我們和不少人進行了溝通交流,從中發現SOC驗證環境一...
            發表于 05-31 11:39 ? 1101次 閱讀

            分享一種Rockchip SoC進行固件升級的工具

            介紹 Rocku*** 是 Rockchip 的供應商特定 USB 類,用于 Rockchip SoC 的固件下載。 進入 Rocku*** Rockchip SoC ...
            發表于 04-22 14:19 ? 2238次 閱讀

            介紹一種Rockchip提供的USB類工具Rocku***

            1 介紹 Rocku***是Rockchip提供的一個供應商特定的USB類工具,用于Rockchip SoCs的固件下載。 2 進入到Rocku***模式 ...
            發表于 04-20 16:42 ? 1892次 閱讀

            rockchip-isp1驅動程序和rockchip SoC上圖像信號處理模塊的基本信息介紹

            概述 以下文檔提供了rockchip-isp1驅動程序和rockchip SoC上圖像信號處理模塊的基本信息,并附有示例和詳細信息。 ISP 詳...
            發表于 04-15 16:34 ? 2969次 閱讀

            ARM體系中對中斷的處理資料分享

            1、通用中斷處理器的介紹 今天來看一下中斷及ARM體系中對中斷的處理,直接進入正題。 中斷是指計算機運行過程中,出現某些意...
            發表于 04-13 18:09 ? 5106次 閱讀
            ARM體系中對中斷的處理資料分享

            ARM中的異常和特權是怎樣去定義的

            異常(exception)和特權(privilege)是在ARMv8-A中定義的兩個概念。 現代軟件期望被分成不同的模塊,每個模塊對系統和處...
            發表于 04-11 16:06 ? 2946次 閱讀
            ARM中的異常和特權是怎樣去定義的

            ARM系列之SMMU總線資料合集

            1、SMMU的基本結構和用法 SMMU即system memory management unit,在其他體系結構中對應的是IOMMU。先上圖,此圖節...
            發表于 04-11 15:58 ? 3087次 閱讀

            ARM GIC(六)gicv3架構中的消息中斷

            在gicv3中,引入了一種新的中斷類型。message based interrupts,消息中斷。 一、消息中斷 外設,不在通過專用中斷線,向gic發...
            發表于 04-07 10:50 ? 3858次 閱讀

            SN65LVCP114 14.2Gbps 四通道多路復用器、線性轉接驅動器,具有信號調節板

            信息轉發驅動器的系統中使用進行了優化。此器件在背板和有源線纜應用應用中對通道損失進行線性補償.SN65LVCP114線性再驅動器的架構設計與使用判決反饋均衡器(DFE)技術來實現數字均衡的ASIC或者現場可編程門陣列(FPGA)產品一起高效工作.SN65LVCP114復用器,線性再驅動器保持所接收到數據的完整性(結構)以優化DFE和系統性能.SN65LVCP114在提供一個低功率復用器 - 解復用器,線性再驅動器解決方案的同時擴展了DFE的有效性。 可通過GPIO或我 2 C接口來配置SN65LVCP114。供應一個步距為0.8mm,12mm x 12mm x 1mm的PBGA封裝。 SN65LVCP114有3個端口;每個端口都是四路.SN65LVCP114的開關邏輯電路的每個通路可實現一個2:1 MUX,一個1:2 DEMUX,和獨立通路開關。此接收均衡可為每個端口進行獨立編程.SN65LVCP114在所有3個端口上支持本地環回。 特性 四路2:1多路復用器和1:2多路信號分離器 高達14.2Gbps串行數據速率的多速率運行 線性接收器均衡增加了判決反饋均衡器系統級上的容限 帶寬:18GHz,典型值 每路P /N對反轉 端口或者單路開關 低功率:每通道150mW,典型值 所...
            發表于 10-16 10:08 ? 207次 閱讀
            SN65LVCP114 14.2Gbps 四通道多路復用器、線性轉接驅動器,具有信號調節板

            HD3SS3412A 4 通道高性能差動開關

            HD3SS3412A器件是一款高速無源開關,能夠切換四條差分通道,包括在電腦或服務器應用中從一個源分別到兩個目標位置的兩條完整PCI Express x1通道等應用。具有雙向功能的HD3SS3412A還支持一個目標設備與兩個源設備相連,例如兩個平臺共享一個外設.HD3SS3412A具有單個控制線(SEL引腳),可用于控制端口A與端口B或端口C間的信號路徑。 HD3SS3412A采用行業標準的42引腳WQFN封裝,采用多家供應商通用的尺寸。該器件需要在0°C至70oC的完全溫度范圍內由電壓為3.3V的單電源供電運行。 HD3SS3412A是通用的4通道高速多路復用器/多路信號分離器開關類型,可用于電路板上兩雖然HD3SS3412A專為PCI Express Gen III應用而設計,但也支持其它多種差模電壓...
            發表于 10-16 10:08 ? 313次 閱讀
            HD3SS3412A 4 通道高性能差動開關

            XIO2213B 1 個 PCIe 至 1394b OHCI 主機控制器

            The TI XIO2213B is a PCIe to PCI translation bridge, where the PCI bus interface is internally connected to a 1394b open host controller/link-layer controller with a 3-port 1394b PHY. The PCIe to PCI translation bridge is fully compatible with the PCI Express to PCI/PCI-X Bridge Specification, Revision 1.0. Also, the bridge supports the standard PCI-to-PCI bridge programming model. The 1394b OHCI controller function is fully compatible with IEEE Std 1394b and the latest 1394 Open Host Controller Interface (OHCI) Specification. The XIO2213B simultaneously supports up to four posted write transactions, four nonposted transactions, and four completion transactions pending in each direction at any time. Each posted write data queue and completion data queue can store up to 8K bytes of data. The nonposted data queues can store up to 128 bytes of data. The PCIe interface supports a ×1 link operating at full...
            發表于 10-16 10:08 ? 553次 閱讀
            XIO2213B 1 個 PCIe 至 1394b OHCI 主機控制器

            DS80PCI810 DS80PCI810 具有均衡器的低功耗 8 Gbps 8 通道線性中繼器

            DS80PCI810是一款超低功耗高性能中繼器/轉接驅動器,專用于支持高速接口速率高達8Gbps的八個通道,例如PCIe 1代,2代和3代。接收器的連續時間線性均衡器(CTLE)后接一個線性輸出驅動器,可在4GHz(8Gbps)時提供2.7dB至9.5dB的可編程高頻增強功能。接收器能夠打開一個因碼間干擾(ISI)(由電路板跡線或銅質同軸電纜等互連介質引起)而完全關閉的輸入眼型狀態??删幊痰木饽軌蚩稍诨ミB通道內的實體布局方面實現最大限度的靈活性并提高通道的總體性能。 當在PCIe應用中運行時,DS80PCI810保留發射信號特性,從而使得主機控制器和端點能夠協商發射均衡器系數。這個鏈路協商協議的透明管理有助于實現系統級互用性并最大限度縮短延遲。 可通過引腳控制,軟件(SMBus或I2C)來輕松應用相關可編程設置,或者通過外部EEPROM直接加載設置。在EEPROM模式下,配置信息在加電時自動加載,這樣就免除了對于外部微控制器或軟件驅動程序的需要。 特性 每通道70mW(典型值)的低功耗,可選擇關閉不使用的通道 支持無縫鏈路協商 高級可配置信號調節I /O 4GHz時,接收高達約10dB的連續時間線性均衡器(CTLE) 線...
            發表于 10-16 10:08 ? 338次 閱讀
            DS80PCI810 DS80PCI810 具有均衡器的低功耗 8 Gbps 8 通道線性中繼器

            SN75LVCP412A 雙通道 SATA 3Gbps 轉接驅動器

            SN75LVCP412A是一款雙通道,單通道SATA轉接驅動器和信號調理器,支持高達3.0 Gbps的數據速率,符合SATA規范2.6版。 SN75LVCP412A采用3.3 V單電源供電。集成100- 具有自偏置的線路終端使該器件適用于交流耦合。輸入包含一個OOB檢測器,可自動關閉差分輸出,同時保持穩定的輸出共模電壓,符合SATA鏈路。該器件還可根據SATA規范處理SSC傳輸。 SN75LVCP412A可處理輸入和輸出的互連損耗。內置發射機預加重功能能夠在較高頻率下施加0 dB或2.5 dB的相對放大,以應對預期的互連損耗。在接收端,器件采用7 dB的固定均衡來提升1.5 GHz附近的輸入頻率??偟膩碚f,器件的輸入均衡和輸出預加重功能可以在擴展電纜和背板通路上完全恢復SATA信號完整性。 該器件具有熱插拔功能(1)在 hot - 插入時防止設備損壞,例如異步信號插拔/拔出,無動力插拔/拔出,電源插拔/意外插拔/移除。 特性 支持SATA 1.5 Gbps和3.0 Gbps數據速率 SATA熱插拔功能 支持具有快速開啟的OOB信號的共模偏置 通道可選輸出預加重 7dB固定接收器均衡 集成終端 < li>自動低功耗模式下低功率...
            發表于 10-16 10:08 ? 243次 閱讀
            SN75LVCP412A 雙通道 SATA 3Gbps 轉接驅動器

            DS80PCI102 具有均衡和去加重功能的 2.5 Gbps/5.0 Gbps/8.0 Gbps 1 線路 PCI Express 中繼器

            DS80PCI102是一款低功耗,1通道中繼器,具有4級輸入均衡功能,以及輸出去加重驅動器,可增強PCI的覆蓋范圍 - 在板對板或電纜互連中快速串行鏈路。該器件非常適合x1 PCI-Express配置,可自動檢測并適應Gen-1,Gen-2和Gen-3數據速率,便于系統升級。 DS80PCI102提供可編程發送功能強調(高達12 dB),發送VOD(高達1300 mVp-p)和接收均衡(高達36 dB),以便在有損銅纜(10米或更長)或背板(40英寸或40英寸)中實現更長距離傳輸更多)有多個連接器。接收器可以打開由于互連介質引入的符號間干擾(ISI)而完全關閉的輸入眼。 可通過引腳或軟件輕松應用可編程設置(SMBus /I 2 C),或者可以通過外部EEPROM加載。在EEPROM模式下工作時,配置信息會在上電時自動加載,無需外部微處理器或軟件驅動程序。 特性 全面的家庭,經過驗證的系統互操作性 DS80PCI102: x1 PCIe Gen-1,Gen-2和Gen-3 DS80PCI402:x4 PCIe Gen-1,Gen-2和Gen-3 DS80PCI800:x8 /x16 PCIe Gen-1,Gen-2和Gen-3 自動速率檢測和適應Gen-1,Gen-2和Gen-3速度 對Gen-3發送FIR的無縫支持握...
            發表于 10-16 10:08 ? 312次 閱讀
            DS80PCI102 具有均衡和去加重功能的 2.5 Gbps/5.0 Gbps/8.0 Gbps 1 線路 PCI Express 中繼器

            XIO1100 x1 PCI Express PHY

            XIO1100是PCI Express。符合PCI Express基本規范修訂版1.1的PHY,通過使用PCI Express的PHY接口中描述的接口的修改版本將PCI Express媒體訪問層(MAC)連接到PCI Express串行鏈路。英特爾公司的架構(也稱為PIPE接口)。 PIPE接口的這一修改版本在本數據手冊中稱為TI-PIPE接口。 TI-PIPE接口是引腳可配置的接口,可配置為16位或一個8位接口。 16位TI-PIPE接口是一個125 MHz 16位并行接口,帶有一個16位輸出總線(RXDATA),由RXCLK輸出提供時鐘時鐘和16位輸入總線(TXDATA),由TXCLK輸入時鐘提供時鐘。兩條總線均使用單數據速率(SDR)時鐘進行時鐘控制,其中數據轉換位于相關時鐘的上升沿。 8位TI-PIPE接口是250 MHz 8位并行接口采用由RXCLK輸出時鐘提供時鐘的8位輸出總線(RXDATA)和由TXCLK輸入時鐘提供時鐘的8位輸入總線(TXDATA)。兩條總線都使用雙倍數據速率(DDR)時鐘進行計時,其中數據轉換在時鐘的上升沿和下降沿。 XIO1100 PHY接口為2.5 Gbps PCI Express串行鏈路,帶有發送差分對(TXP和TXN)和接收差...
            發表于 10-16 10:08 ? 347次 閱讀
            XIO1100 x1 PCI Express PHY

            XIO2001 PCI Express? (PCIe) 轉 PCI 總線轉換橋接器

            XIO2001是一款單功能PCI Express到PCI轉換橋,完全符合 PCI Express到PCI /PCI-X橋接規范,修訂版1.0。對于下游流量,橋接器同時支持最多八個過帳和四個非過帳交易。對于上游流量,同時支持最多六個發布和四個非發布事務。 PCI Express接口完全符合 PCI Express Base Specification ,Revision 2.0。< /p> PCI Express接口支持在每個方向同時以250 MB /s的完整數據包吞吐量運行的×1鏈路。此外,該橋還支持高級錯誤報告,包括 PCI Express Base Specification 中定義的擴展CRC(ECRC)。需要補充固件或軟件才能完全使用這兩種功能。 特性 全×1 PCI Express?吞吐量 完全符合 PCI Express至PCI /PCI-X < br>網橋規范,修訂版1.0 完全符合 PCI Express Base規范,修訂版2.0 完全符合 PCI本地總線規范,修訂版2.3 PCI Express高級錯誤報告功能包括ECRC支持 支持D1,D2,D3 熱和D3 冷 當PCI Express上的數據包活動處于空閑狀態時,使用活動狀態鏈路電源管理可以節省電力L0和L1狀態 喚醒事件和信標支持 包含PCI Express數據的錯誤轉發中毒和PCI總線奇...
            發表于 10-16 10:08 ? 913次 閱讀
            XIO2001 PCI Express? (PCIe) 轉 PCI 總線轉換橋接器

            DS64BR401 具有均衡和去加重功能的四路雙向性中繼器

            DS64BR401是一款四通道雙向信號調理中繼器,適用于6.0 /3.0 /1.5 Gbps SATA /SAS和其他具有數據速率的高速總線應用高達6.4 Gbps。該器件在其8個通道中的每個通道上執行接收均衡和發送去加重,以補償通道損耗,從而實現系統內物理放置的最大靈活性。接收器的連續時間線性均衡器(CTLE)在3 GHz時提供高達+33 dB的提升,并且能夠打開由于互連介質引起的符號間干擾(ISI)而完全關閉的輸入眼。該發送器具有可編程輸出去加重驅動器,允許從600 mVp-p到1200 mVp-p中選擇幅度電壓電平,以適應多種應用場景。這款低功耗差分信號(LPDS)輸出驅動器是一種高功效實現,可保持與AC耦合CML接收器的兼容性??赏ㄟ^引腳設置或SMBus接口應用可編程設置。 為了實現從SAS /SATA 3.0 Gbps到6.0 Gbps數據速率的無縫升級而不影響物理覆蓋范圍,DS64BR401會自動檢測傳入數據速率并選擇最佳去加重脈沖寬度。該器件檢測SAS /SATA規范的帶外(OOB)空閑和有效信號,并以最小的信號失真通過。 典型功耗為200 mW /lane(100 mW) DS64BR401是6.4 Gbps,控制關閉未使用的通道,是德州儀器PowerWise系列節能設備的一部分。...
            發表于 10-16 10:08 ? 400次 閱讀
            DS64BR401 具有均衡和去加重功能的四路雙向性中繼器

            DS50PCI401 具有均衡和去加重功能的 2.5 Gbps / 5.0 Gbps 4 線路 PCI Express 中繼器

            DS50PCI401是一款低功耗,4通道雙向緩沖器/均衡器,專為PCI Express Gen1和Gen2應用而設計。該器件執行接收均衡和發送去加重,允許系統內物理放置的最大靈活性。接收器能夠打開由于互連介質引起的符號間干擾(ISI)而完全閉合的輸入眼。 用戶可以根據DS50PCI401到PCI Express端點的距離設置發送器去加重等級。 DS50PCI401包含PCI Express特定功能,如發送空閑,RX檢測和信標信號通過。 器件將根據RXDETA /B輸入檢測的狀態改變其輸入引腳的負載阻抗。包括內部速率檢測電路以檢測輸入數據流是否處于Gen2數據速率,并相應地調整對其輸出的去加重。該設備提供的信號調節允許系統從Gen1數據速率升級到Gen2,而不會降低其物理范圍。 FR4應用(如背板)以及電纜互連都是如此。 特性 輸入和輸出信號調節增加了背板和電纜中的PCIe范圍 0.09 UI在5Gbps后殘留確定性抖動42 “FR4(帶輸入均衡器)” 0.11 PCIe電纜(帶輸入均衡器)后5Gbps剩余確定性抖動的UI 0.09 UI殘余確定性抖動,5Gbps,28 “FR4(帶輸出DE) 0.13 UI 5Gbps剩余確定性抖動,7m PCIe電纜(帶輸出DE) 可調發送VO...
            發表于 10-16 10:08 ? 217次 閱讀
            DS50PCI401 具有均衡和去加重功能的 2.5 Gbps / 5.0 Gbps 4 線路 PCI Express 中繼器

            DS50PCI402 具有均衡和去加重功能的 2.5 Gbps / 5.0 Gbps 4 線路 PCI Express 中繼器

            DS50PCI402是一款低功耗,4通道雙向緩沖器/均衡器,專為PCI Express Gen1和Gen2應用而設計。該器件執行接收均衡和發送去加重,允許系統內物理放置的最大靈活性。接收器能夠打開由于互連介質引起的符號間干擾(ISI)而完全閉合的輸入眼。 用戶可以根據DS50PCI402到PCI Express端點的距離設置發送器去加重級別。 DS50PCI402包含PCI Express特定功能,如發送空閑,RX檢測和信標信號通過。 該器件提供自動接收檢測電路,用于控制輸入終端阻抗。通過將輸出上看到的當前負載阻抗自動反映回相應的輸入,DS50PCI402對PCIe根復合體和端點都完全透明。包括內部速率檢測電路以檢測輸入數據流是否處于Gen2數據速率,并相應地調整對其輸出的去加重。該設備提供的信號調節允許系統從Gen1數據速率升級到Gen2,而不會降低其物理范圍。 FR4應用(如背板)以及電纜互連都是如此。 特性 輸入和輸出信號調節增加了背板和電纜中的PCIe范圍 0.09 UI在5Gbps后殘留確定性抖動42 “FR4(帶輸入均衡器)” 0.11 PCIe電纜(帶輸入均衡器)后5Gbps剩余確定性抖動的UI 0.09 UI殘余確定性抖動,5Gbps,28 “FR4(...
            發表于 10-16 10:08 ? 257次 閱讀
            DS50PCI402 具有均衡和去加重功能的 2.5 Gbps / 5.0 Gbps 4 線路 PCI Express 中繼器

            SN75LVCP600 1.5 / 3.0 / 6.0Gbps 單通道 SATA 轉接驅動器

            SN75LVCP600是一款多功能單通道SATA Express信號調理器,支持高達6 Gbps的數據速率。該器件支持SATA Gen1,2和3規格以及PCIe 1.0,2.0和3.0。 SN75LVCP600采用3.3V單電源供電,具有100Ω線路終端,具有自偏置功能,使該器件適用于交流耦合。輸入包含一個帶外(OOB)檢測器,當輸入差分電壓低于閾值時,該檢測器自動對輸出進行輸出,同時保持非常穩定的共模電壓。該器件還設計用于處理每個SATA標準的擴頻時鐘(SSC)傳輸。 SN75LVCP600通過可選擇的均衡設置處理其輸入端的互連損耗,可對其進行編程以匹配通道中的損耗。對于3 Gbps及更低的數據速率,SN75LVCP600均衡信號,最大可達50英寸FR4板材。對于8 Gbps的數據速率,該器件可補償高達40 in的FR4材料。均衡電平由信號控制引腳EQ的設置控制。 可以在發送側選擇兩個去加重電平,在輸出端提供0 dB或1.2 dB的額外高頻損耗補償。 該設備具有熱插拔功能(1)可防止設備 hot 插入設備,例如異步信號插頭和拔出,無動力插拔,電源插拔,或意外插拔。 (1)需要在差分輸入和輸出端使用交流耦合電容。 特性 SATA Express支持 可選擇的均衡和去加...
            發表于 10-16 10:08 ? 287次 閱讀
            SN75LVCP600 1.5 / 3.0 / 6.0Gbps 單通道 SATA 轉接驅動器

            DS80PCI402 具有均衡化和去加重功能的 2.5 Gbps/5.0 Gbps/8.0 Gbps 4 通道 PCI Express 中繼器

            DS80PCI402是一款低功耗,4通道中繼器,具有4級輸入均衡功能,以及輸出去加重驅動器,可增強PCI的覆蓋范圍 - 在板對板或電纜互連中快速串行鏈路。該器件非常適合x4(或更低)PCI-Express配置,并可自動檢測并適應Gen-1,Gen-2和Gen-3數據速率,以便于系統升級。 DS80PCI402提供可編程發送去加重(最高12 dB),發送VOD(最高1300 mVp-p)和接收均衡(最高36 dB),以便在有損銅纜(10米或更長)或背板中實現更長距離傳輸(40英寸或更大)帶有多個連接器。接收器可以打開由于互連介質引入的符號間干擾(ISI)而完全關閉的輸入眼。 可通過引腳或軟件輕松應用可編程設置(SMBus /I 2 C),或者可以通過外部EEPROM加載。在EEPROM模式下工作時,配置信息會在上電時自動加載,無需外部微處理器或軟件驅動程序。 特性 全面的系列,經過驗證的系統互操作性 DS80PCI102:x1 PCIe Gen-1,Gen-2和Gen -3 DS80PCI402 :x4 PCIe Gen-1,Gen-2和Gen-3 DS80PCI800:x8 /x16 PCIe Gen-1,Gen-2和Gen-3 自動速率檢測和適應Gen-1,Gen-2和Gen-3速度 無縫支持Gen-3發送FIR...
            發表于 10-16 10:08 ? 426次 閱讀
            DS80PCI402 具有均衡化和去加重功能的 2.5 Gbps/5.0 Gbps/8.0 Gbps 4 通道 PCI Express 中繼器

            XIO3130 集成 PCI Express? (PCIe) 1:3 4 端口 4 通道分組交換機

            德州儀器XIO3130交換機是PCI Express×1 3端口扇出交換機。 XIO3130提供單個×1上行端口,同時支持每個方向的完整250 MB /s數據包吞吐量。提供三個可獨立配置的×1下游端口,同時支持每個方向的完整250 MB /s數據包吞吐量。 實現直通架構,以減少與通過PCI傳輸的數據包相關的延遲快遞面料。一旦在進入入口端口的分組的報頭內解碼地址或路由信息,該分組就被引導到出口端口以進行轉發。在出口數據包傳輸開始后檢測到數據包錯誤的情況下,支持使用EDB成幀信號的數據包中毒。 下游端口可配置為支持PCI熱插拔插槽實現。在這種情況下,系統設計人員可能決定使用集成的PCI熱插拔兼容控制器。此功能可通過PCI Express功能結構下的經典PCI配置空間獲得。啟用后,下游端口提供PCI熱插拔標準機制,以應用和斷開插槽或插槽的電源。 電源管理功能包括活動狀態電源管理,PME機制,信標/喚醒協議,和所有傳統的PCI D狀態。啟用ASPM時,每個鏈路在空閑時使用L0和L1狀態自動節省功耗。支持PME消息以及PME_Turn_Off /PME_TO_Ack協議。 啟用時,上游端口支持信標傳輸以及 WAKE 端帶有信號以通過PCI熱插拔事件喚醒...
            發表于 10-16 10:08 ? 496次 閱讀
            XIO3130 集成 PCI Express? (PCIe) 1:3 4 端口 4 通道分組交換機

            DS64BR111 Ultra Low Power 10.3 Gbps 2-Channel Repeaters with Input Equalization and Output De-Emphasis

            DS64BR111是一款極低功耗,高性能的雙通道中繼器,適用于數據速率高達6.4 Gbps的串行鏈路。 DS64BR111引腳配置為一個雙向通道(一個發送,一個接收通道)。 DS64BR111具有強大的4級連續時間線性均衡器(CTLE),可提供高達+25 dB的增強在3.2 GHz時打開一個輸入眼,由于互連介質(如FR-4背板或AWG-30電纜)引起的符號間干擾(ISI)而完全關閉。該發送器具有可編程輸出去加重驅動器,最高可達-12 dB,允許從700 mVp-p到1200 mVp-p中選擇幅度電壓電平,以適應多種應用場景。 可通過引腳設置,SMBus(I2C)協議或外部EEPROM應用可編程設置。在EEPROM模式下工作時,配置信息會在上電時自動加載 - 這樣就不需要外部微處理器或軟件驅動程序。 作為TI PowerWise系列節能設備的一部分,DS64BR111僅消耗功率65 mW /通道(典型值),允許選項關閉未使用的通道。這種超低功耗消除了對外部散熱器的需求,簡化了有源電纜應用中的熱管理。 特性 雙通道中繼器,最高6.4 Gbps DS64BR111:1x雙向通道 低功耗65mW /通道(典型值),可選擇關閉未使用的通道 高級信號調理功能 接收均衡,最高+25 dB 發送去...
            發表于 10-16 10:08 ? 485次 閱讀
            DS64BR111 Ultra Low Power 10.3 Gbps 2-Channel Repeaters with Input Equalization and Output De-Emphasis

            PCI2050B PCI 至 PCI 橋接器

            德州儀器PCI2050B PCI-to-PCI橋接器提供兩條外圍組件互連(PCI)總線之間的高性能連接路徑,工作在最大總線頻率為66兆赫。事務發生在一個主設備和另一個PCI總線上的目標之間,PCI2050B網橋允許橋接事務在兩個總線上同時發生。網橋支持突發模式傳輸以最大化數據吞吐量,并且通過網橋的兩條總線流量路徑獨立運行。 PCI2050B網橋符合 PCI本地總線規范,并且通過創建分層總線,可以用來克服每個PCI總線10個設備和每個擴展槽一個PCI設備的電氣負載限制。 PCI2050B為多達9個輔助總線主控制器提供雙層內部仲裁,并可通過外部總線仲裁器實現。 CompactPCI?熱插拔擴展PCI功能使PCI2050B橋接器成為多功能的理想解決方案緊湊型PCI卡,并使單功能卡適應熱插拔合規性。 PCI2050B橋接器符合 PCI-to-PCI橋接規范(修訂版1.1)。 PCI2050B橋接器符合 PCI總線電源管理接口規范(修訂版1.1)。 PCI2050B橋接器旨在引領行業節能和數據吞吐量。先進的CMOS工藝可在低至66 MHz的PCI時鐘速率下實現低系統功耗。 特性 兩條32位,66 MHz PCI總線 3.3 V核心邏輯,兼容通用PCI接口>具有3...
            發表于 10-16 10:08 ? 686次 閱讀
            PCI2050B PCI 至 PCI 橋接器

            SN65LVPE504 四通道(半雙工 x4 線路)PCI Express Gen II 轉接驅動器/均衡器

            SN65LVPE504是一款四通道半通道PCIe轉接驅動器和信號調理器,支持高達5.0Gbps的數據速率。該器件符合PCIe規范修訂版2.1,支持電氣空閑和電源管理模式。 可編程均衡器,去加重和幅度擺幅 SN65LVPE504是旨在最大限度地減少信號衰減效應,如串擾和符號間干擾(ISI),限制兩個設備之間的互連距離。每個通道的輸入級提供可選的均衡設置,可對其進行編程以匹配通道中的損耗。差分輸出提供可選擇的去加重,以補償PCIe信號將經歷的預期失真。所有4個通道的均衡和去加重電平均由信號控制引腳EQ,DE和OS的設置控制。 有關EQ,DE和OS設置的詳細信息,請參見表1. < /DIV> 特性 4個相同的通道PCIe均衡器/轉接驅動器 支持PCIe第一代(2.5Gbps)和第二代(5.0) Gbps)速度 可選均衡,去加重和輸出擺幅 每通道接收檢測(通道檢測) 可選接收器電氣空閑閾值控制 低工作功耗模式 支持三種低功耗模式,使功耗降低80% 卓越的抖動和損耗補償能夠在FR4上使用50英寸4密耳SL 小尺寸打印 - 42針9×3.5 TQFN封裝 高抗ESD瞬態保護 HBM:6,000 V CDM:1,000 V MM:200 V 應用程序 PC MB,...
            發表于 10-16 10:08 ? 395次 閱讀
            SN65LVPE504 四通道(半雙工 x4 線路)PCI Express Gen II 轉接驅動器/均衡器

            PCI2060 采用緊湊便于熱插拔 PCI 的異步 32 位 66MHz 9 主 PCI 至 PCI 橋接器

            德州儀器PCI2060是一款32位異步PCI-to-PCI橋接器,完全符合 PCI本地總線規范< /em>,Revision 2.3和 PCI-to-PCI Bridge Specification ,Revision 1.1。 PCI2060橋接器可使主要和次要總線時鐘完全異步,并支持高達66 MHz的PCI時鐘頻率。 PCI2060橋接架構可配置用于 PCI總線電源接口規范。它可以配置為支持1.0版或1.1版。通過使用1.8 V核心邏輯以及兼容3.3 V和5 V PCI信令環境的通用PCI接口,可實現節能。 PCI2060橋接器允許主要和次要總線同時運行。它為每個方向提供獨立的讀寫緩沖區,并利用流水線架構進行突發數據傳輸。 PCI2060橋接器可以克服每個PCI總線10個設備和每個擴展一個PCI設備的電氣負載限制通過創建分層總線插槽。添加到系統的每個PCI2060橋都會創建一個新的PCI總線。 PCI2060橋接器為多達9個輔助總線主控制器提供雙層內部仲裁,并可通過外部仲裁器實現。 PCI2060橋接器提供符合的CompactPCI熱插拔支持PICMG CompactPCI熱插拔規范,修訂版1.0。 特性 完全支持 PCI本地總線規范,修訂版2.3 完全支持 PCI -to-PCI橋規范,修訂版1.1 完全支持高級...
            發表于 10-16 10:08 ? 1142次 閱讀
            PCI2060 采用緊湊便于熱插拔 PCI 的異步 32 位 66MHz 9 主 PCI 至 PCI 橋接器

            PCI2250 32 位 33MHz PCI 至 PCI 橋接器壓縮 PCI 熱插拔 4 主控方

            德州儀器PCI2250 PCI-to-PCI橋接器在兩個外圍組件互連(PCI)總線之間提供高性能連接路徑。事務發生在一條PCI總線上的主機和另一條PCI總線上的目標之間,PCI2250允許橋接事務在兩條總線上同時發生。網橋支持突發模式傳輸以最大化數據吞吐量,并且通過網橋的兩條總線流量路徑獨立運行。 PCI2250橋接器符合PCI本地總線規范,可用于通過創建分層總線來克服每個PCI總線10個設備和每個擴展槽一個PCI設備的電氣負載限制。 PCI2250為多達四個輔助總線主控制器提供雙層內部仲裁,并可通過外部輔助PCI總線仲裁器實現。 PCI2250提供緊湊型PCI(CPCI)熱插拔擴展功能,使其成為多功能緊湊型PCI卡的理想解決方案,并使單功能卡適應熱插拔合規性。 PCI2250橋接器符合PCI-to-PCI橋接規范。它可以配置為主接口上的正解碼或減法解碼,并提供幾個額外的解碼選項,使其成為定制PCI應用的理想橋接。包括兩個擴展窗口,PCI2250提供串行和并行端口地址的解碼。 PCI2250符合PCI電源管理接口規范修訂版1.0和1.1。此外,PCI2250還為低功耗移動和對接應用提供PCI CLKRUN橋接支持。 PCI2250旨...
            發表于 10-16 10:08 ? 419次 閱讀
            PCI2250 32 位 33MHz PCI 至 PCI 橋接器壓縮 PCI 熱插拔 4 主控方

            DS80PCI800 具有均衡和去加重功能的 2.5 Gbps/5.0 Gbps/8.0 Gbps 8 通道 PCI Express 中繼器

            DS80PCI800是一款低功耗,8通道中繼器,具有4級輸入均衡功能,以及輸出去加重驅動器,可增強PCI的覆蓋范圍 - 在板對板或電纜互連中快速串行鏈路。該器件非常適用于更高密度的x8和x16 PCI-Express配置,并可自動檢測并適應Gen-1,Gen-2和Gen-3數據速率,以便于系統升級。 DS80PCI800提供可編程發送去加重(高達12 dB),發送VOD(高達1300 mVp-p)和接收均衡(高達36 dB),以便在有損銅纜(10米或更長)或背板中實現更長距離傳輸( 40英寸或更大)帶有多個連接器。接收器可以打開由于互連介質引入的符號間干擾(ISI)而完全關閉的輸入眼。 可通過引腳或軟件輕松應用可編程設置(SMBus /I 2 C),或者可以通過外部EEPROM加載。在EEPROM模式下工作時,配置信息會在上電時自動加載,無需外部微處理器或軟件驅動程序。 特性 全面的系列,經過驗證的系統互操作性 DS80PCI102:x1 PCIe Gen-1,Gen-2和Gen -3 DS80PCI402:x4 PCIe Gen-1,Gen-2和Gen-3 DS80PCI800 :x8 /x16 PCIe Gen-1,Gen-2和Gen-3 自動速率檢測和適應Gen-1/2/3速度 無縫支持Gen-3發送FIR握...
            發表于 10-16 10:08 ? 612次 閱讀
            DS80PCI800 具有均衡和去加重功能的 2.5 Gbps/5.0 Gbps/8.0 Gbps 8 通道 PCI Express 中繼器
            国产成人无码免费视频在线观看

              <meter id="olel2"></meter>
              <code id="olel2"><noscript id="olel2"><div id="olel2"></div></noscript></code>
              <bdo id="olel2"><delect id="olel2"></delect></bdo>
              1. <meter id="olel2"><tt id="olel2"><dl id="olel2"></dl></tt></meter>